- SR Flip-flop:
- Komponenter som krävs:
- SR Flip-flop Circuit Diagram and Explanation:
- Arbetet med SR Flip Flop:
Termen digital inom elektronik representerar datagenerering, bearbetning eller lagring i form av två tillstånd. De två tillstånden kan representeras som HÖG eller LÅG, positiv eller icke-positiv, inställning eller återställning som i slutändan är binär. Det höga är 1 och lågt är 0 och därmed uttrycks den digitala tekniken som serier av 0 och 1. Ett exempel är 011010 där varje term representerar ett individuellt tillstånd. Således görs denna spärrprocess i hårdvara med användning av vissa komponenter som spärr eller flip-flop, multiplexer, demultiplexer, kodare, avkodare och etc som gemensamt kallas sekventiella logiska kretsar.
Så vi ska diskutera om Flip-flops, även kallade spärrar. Spärrarna kan också förstås som bistabil multivibrator som två stabila tillstånd. Generellt kan dessa spärrkretsar vara antingen aktiva-höga eller aktiva-låga och de kan utlösas av HÖG- eller LÅG-signaler.
De vanligaste typerna av flip-flops är,
- RS Flip-flop (RESET-SET)
- D Flip-flop (Data)
- JK Flip-flop (Jack-Kilby)
- T Flip-flop (växla)
Av ovanstående typer är endast JK- och D-flip-flops tillgängliga i den integrerade IC-formen och används också i stor utsträckning i de flesta applikationer.
Här i den här artikeln kommer vi att diskutera om SR Flip Flop och utforska de andra Flip Flop i senare artiklar.
SR Flip-flop:
SR-flip-flops användes i vanliga applikationer som MP3-spelare, hemmabio, bärbara ljuddockor osv. Men nuförtiden används JK- och D-flip-flops istället på grund av mångsidighet. SR-spärren kan byggas med NAND-grind eller med NOR-grind. Endera av dem kommer att ha input och output kompletterade med varandra. Här använder vi NAND-grindar för att visa SR-vippan.
När klocksignalen är LÅG kommer ingångarna S och R aldrig att påverka utgången. Klockan måste vara hög för att ingångarna ska bli aktiva. Således är SR flip-flop en kontrollerad Bi-stabil spärr där klocksignalen är styrsignalen. Återigen delas detta upp i positiv kantutlöst SR-flip-flop och negativ-edge-utlöst SR-flip-flop. Sålunda har utgången två stabila tillstånd baserat på ingångarna som har diskuterats nedan.
Sanningstabellen för SR Flip-Flop:
CLK-staten |
INMATNING |
PRODUKTION |
||
Klocka |
S ' |
R ' |
F |
Q ' |
LÅG |
x |
x |
0 |
1 |
HÖG |
0 |
0 |
0 |
1 |
HÖG |
1 |
0 |
1 |
0 |
HÖG |
0 |
1 |
0 |
1 |
HÖG |
1 |
1 |
1 |
0 |
Minnesstorleken på SR-flip-flop är en bit. S (Set) och R (Reset) är ingångstillstånden för SR-vippan. Q och Q 'representerar flip-flopens utgångstillstånd. Enligt tabellen, baserat på ingångarna, ändras utgången dess tillstånd. Men det viktiga att tänka på är att alla dessa endast kan inträffa i närvaro av klocksignalen.
Vi konstruerar SR-vippan med NAND-grinden som är som nedan,
IC som används är SN74HC00N (Quadruple 2-Input Positive-NAND Gate). Det är ett 14-stiftspaket som innehåller 4 individuella NAND-grindar i det. Nedan är stiftdiagrammet och motsvarande beskrivning av stiften.
Komponenter som krävs:
- IC SN74HC00 (Quad NAND Gate) - 1Nr.
- LM7805 - 1Nr.
- Taktil brytare - 3No.
- 9V batteri - 1No.
- LED (grön - 1; röd - 2)
- Motstånd (1kὨ - 2; 220kὨ -2)
- Bakbord
- Anslutande ledningar
SR Flip-flop Circuit Diagram and Explanation:
Här har vi använt IC SN74HC00N för att demonstrera SR Flip Flop Circuit, som har fyra NAND-grindar inuti. IC-strömkällan har begränsats till MAXIMUM OF 6V och data finns i databladet. Nedan visar snapshot den.
Därför har vi använt en LM7805-regulator för att begränsa matningsspänningen och stiftspänningen till maximalt 5V.
Arbetet med SR Flip Flop:
De två knapparna S (Set) och R (Reset) är ingångstillstånden för SR-vippan. De två lysdioderna Q och Q 'representerar flip-flops utgångstillstånd. 9V-batteriet fungerar som ingång till spänningsregulatorn LM7805. Därför används den reglerade 5V-utgången som Vcc- och stiftförsörjning till IC. För olika ingångar vid S 'och R' kan således motsvarande utgång ses genom LED Q och Q '.
Sanningstabellen och motsvarande tillstånd varierar beroende på vilken typ av konstruktion som kan antingen använda NAND-grindar eller NOR-grindar. Här görs det med NAND-grindar. Stiften S 'och R' dras normalt ner. Följaktligen kommer standardinmatningstillståndet att vara S '= 0, R' = 0.
Nedan har vi beskrivit alla fyra delarna av SR Flip-Flop med SR-flip-flop-krets gjord på brödbräda.
Tillstånd 1: Klocka - HÖG; S '- 0; R '- 0; Q - 0; Q '- 0
För ingångarna för stat 1 lyser den RÖDA lysdioden som indikerar att Q 'är HÖG och GRÖN led visar att Q är LÅG.
Tillstånd 2: Klocka - HÖG; S '- 1; R '- 0; Q - 1; Q '- 0
För State 2-ingångarna lyser den GRÖNA lysdioden och indikerar att Q är HÖG och RÖD led visar att Q 'är LÅG.
Tillstånd 3: Klocka - HÖG; S '- 0; R '- 1; Q - 0; Q '- 1
För statens 3 ingångar lyser den RÖDA lysdioden som indikerar att Q 'är HÖG och GRÖN led visar att Q är LÅG.
Tillstånd 4: Klocka - HÖG; S '- 1; R '- 1; Q - 1; Q '- 1
För statens 4 ingångar lyser RÖD och GRÖN ledd som indikerar att Q & Q 'är HÖG. Men staten är praktiskt taget inte stabil. Utgången blir Q = 1 & Q '= 0 på grund av instabilitet och frånvaro av kontinuerlig klocka.